Please use this identifier to cite or link to this item: http://hdl.handle.net/10362/115839
Title: Projeto de um ADC baseado numa rede neuronal de Hopfield
Author: Veloso, João Henrique Coelho
Advisor: Goes, João
Keywords: Conversor analógico-digital (ADC)
registo de aproximações sucessivas (SAR)
arquitetura desenrolada (Loop-Unrolled)
Hopfield
Defense Date: Feb-2021
Abstract: Todos os dias se assiste à superação de novas barreiras em campos como os sistemas computacionais e as suas capacidades de processamento. Tais avanços levam a que a procura por conversores analógico-digitais mais eficientes, com maior resolução, de elevado desempenho e versáteis seja, atualmente, maior do que nunca. Os conversores analógico-digitais baseados na arquitetura apresentada por Hopfield, são uma tecnologia que surge como uma forte candidata na resposta a essa procura. Os SAR ADCs têm-se revelado os conversores eleitos em aplicações que exigem reduzida área física e reduzido consumo energético. Como tal, desta dissertação resulta um SAR ADC de arquitetura “desenrolada” com múltiplos DACs, com 4 bits de resolução, robusto a erros causados pela tensão de desvio dos comparadores e erros de emparelhamento dos condensadores.
URI: http://hdl.handle.net/10362/115839
Designation: Mestre em Engenharia Eletrotécnica e de Computadores
Appears in Collections:FCT: DEE - Dissertações de Mestrado

Files in This Item:
File Description SizeFormat 
Veloso_2020.pdf4,26 MBAdobe PDFView/Open


FacebookTwitterDeliciousLinkedInDiggGoogle BookmarksMySpace
Formato BibTex MendeleyEndnote 

Items in Repository are protected by copyright, with all rights reserved, unless otherwise indicated.