Utilize este identificador para referenciar este registo: http://hdl.handle.net/10362/133289
Título: Design of a 20 mA Capless LDO for IoT systems
Autor: Catumbira, Moisés Adilson Dinis
Orientador: Paulino, Nuno
Palavras-chave: LDO
ADC
Reference Voltage
Transient Response
PSRR
Noise
Data de Defesa: Set-2021
Resumo: In recent years, there has been a breakthrough in integrated circuit technology, which has enabled the full integration of systems on a single chip and the development of increas ingly compact and low-power devices, such as IoT devices and smart devices. Usually, these devices come equipped with sensors and transceivers that make the interaction between the analog world and the digital world. In some of these devices Delta-Sigma modeling ( ∆Σ) is used to make the conversion from analogue to digital (ADC). In addition, the linear voltage regulator Low Dropout (LDO) is commonly used as the reference voltage buffer for the ADC ∆Σ. Since it is intended to do full system integra tion on a chip it is necessary to perform LDO integration. However, the LDO usually requires an external capacitor on the order of micro Farads to ensure stability, which makes integration of this circuit impossible. Currently, there are studies of LDO that do not need an external capacitor to be integrated into a chip. Among the proposals analyzed, it was found that some LDO are designed to have fast transient response and others, high PSRR. However, designing an LDO with these characteristics comes with new challenges such as ensuring stability, preventing PSRR degradation, and ensuring the speed of the transient response without causing an increase in the power consumed by the LDO. Traditionally, between the LDO and the ADC there is a switch switching very quickly, knowing the switching interval of the switch. Thus, in the present study a new architec ture is presented, based on the traditional LDO, but with a Miller compensation circuit that adapts to the load current. This compensation circuit allows to guarantee the sta bility and transient response of the circuit in each state of the current in the load. The developed LDO can achieve a gain of 77.3 dB, the PSRR at frequency of 1 kHz is 78.72 dB, when the IL = 20 .T hecurrentconsumedbytheLDOis IQ = 49.69 microA and when the switch between the LDO and the ADC is turned on, the IL transitions from 0 Ato20 milliA and takes 77.71 nanos until it stabilizes and provides a stable voltage to the ADC.
Nos últimos anos, tem se verificado um avanço na tecnologia dos circuitos integrados, que tem permitido fazer a integração total de sistemas num único chip e o desenvolvimento de dispositivos cada vez mais compactos e de baixa potência, como os dispositivos IoT e smart devices. Normalmente estes dispositivos vêm equipados com sensores e transcetores que fazem a interação entre o mundo analógico e mundo digital. Em alguns destes dispositivos é utilizada a modelação Delta-Sigma ( ∆Σ) para fazer a conversão do analógico para o digital (ADC). Para além disso, é comummente usado o regulador de tensão linear Low Dropout (LDO) como buffer de tensão de referência para o ADC ∆Σ. Como se pretende fazer a integração total do sistema num chip é necessário realizar a integração do LDO. Contudo, o LDO normalmente necessita de um condensador externo na ordem dos micro Farads para assegurar a estabilidade, o que impossibilita a integração deste circuito. Atualmente, existem estudos de LDO que não precisa de ter um condensador externo para se realizar a integração deste, num chip. Entre as propostas analisadas verificou-se que alguns LDO são desenvolvidos por forma a ter rápida resposta transitória e outros, elevado PSRR. Contudo, projetar um LDO com essas características vem com novos desafios como assegurar a estabilidade, prevenir a degradação do PSRR, e garantir a velocidade da resposta transitória sem causar o aumento da potência consumida pelo LDO. Tradicionalmente, entre o LDO e o ADC há um interruptor a comutar muito rapidamente, conhecendo-se o intervalo de comutação do interruptor. Desta forma, no presente estudo é apresentada uma nova arquitetura, baseada no LDO tradicional, mas com um circuito de compensação de Miller que se adapta à corrente da carga. Este circuito de compensação permite garantir a estabilidade e a resposta transitória do circuito em cada estado da corrente na carga. O LDO desenvolvido consegue atingir um ganho de 77,3 dB, o PSRR a frequência de 1 kHz é 78,72 dB, quando o IL = 20 mA. A corrente consumida pelo LDO é IQ = 49,69 µA e quando o interruptor entre o LDO e o ADC é ligado, o IL transita de 0A para 20 mA e demora 77,71 ns até estabilizar e fornecer uma tensão estável ao ADC.
URI: http://hdl.handle.net/10362/133289
Designação: Mestre em Engenharia Eletrotécnica e de Computadores
Aparece nas colecções:FCT: DEE - Dissertações de Mestrado

Ficheiros deste registo:
Ficheiro Descrição TamanhoFormato 
Catumbira_2021.pdf5,04 MBAdobe PDFVer/Abrir


FacebookTwitterDeliciousLinkedInDiggGoogle BookmarksMySpace
Formato BibTex MendeleyEndnote 

Todos os registos no repositório estão protegidos por leis de copyright, com todos os direitos reservados.